著者名 (author) 表題 (title) 論文誌/会議名 巻数 (volume) 号数 (number) ページ範囲 (pages) 刊行月 (month) 出版年 (year) File
論文誌
S. Kimura, M. Hashimoto, T. Onoye
A Body Bias Clustering Method for Low Test-Cost Post-Silicon Tuning
IEICE Trans. on Fundamentals of Electronics, Communications and Computer Sciences
E95-A
12
2292--2300
December
2012

論文誌
Y. Mitsuyama, M. Kimura, T. Onoye, I. Shirakawa
Architecture of {IEEE802}.11i Cipher Algorithms for Embedded Systems
IEICE Trans. Fundamentals of Electronics, Communications and Computer Sciences
E88-A
4
899-906
April
2005

論文誌
M. Kimura, M. H. Miki, T. Onoye, I. Shirakawa
Implementation of Java Accelerator for High-Performance Embedded Systems
in IEICE Trans. Fundamentals
E86-A
12
3079--3088
December
2003

論文誌
木村 浩三, 奥畑 宏之, 尾上 孝雄, 白川 功, 清原 督三, 鷺島 敬之
マルチスレッドプロセッサのデータキャッシュ制御方式
映像情報メディア学会誌
52
5
742--749
May
1998

国際会議
S. Kimura, M. Hashimoto, T. Onoye
Body Bias Clustering for Low Test-Cost Post-Silicon Tuning
Proceedings of Asia and South Pacific Design Automation Conference (ASP-DAC)


283--289
February
2012

国際会議
S. Kimura, M. Hashimoto, T. Onoye
Body Bias Clustering for Low Test-Cost Post-Silicon Tuning
ACM International Workshop on Timing Issues in the Specification and Synthesis of Digital Systems (TAU)


46--51
April
2011

国際会議
Y. Mitsuyama, M. Kimura, T. Onoye, I. Shirakawa
Embedded Architecture of {IEEE802}.11i Cipher Algorithms
in Proc. 2004 IEEE International Symposium on Consumer Electronics (ISCE2004)


241--246
September
2004

国際会議
M. Kimura, M. H. Miki, T. Onoye, I. Shirakawa
A Java Accelerator for High Performance Embedded Systems
in Proc. 4th International Conference of Massively Parallel Computing Systems (MPCS 2002), Ischia, Italy, 2



April
2002

国際会議
M. H. Miki, M. Kimura, T. Onoye, I. Shirakawa
High Performance Java Hardware Engine and Software Kernel for Embedded Systems
in Proc. 11th IFIP International Conference on Very Large Scale Integration (VLSI-SOC 2001), Montpellier-Le Corum, France


365--369
December
2001

国際会議
M. Kimura, M. H. Miki, T. Onoye, I. Shirakawa
High Performance Java Execution for Embedded Systems
in Proc. Workshop on Synthesis and System Integration of Mixed Technologies (SASIMI 2001), Nara, Japan


346--350
October
2001

研究会等発表論文
榎並 孝司, 木村 修太, 橋本 昌宜, 尾上 孝雄
自己性能補償に向けたカナリアFF挿入手法
情報処理学会DAシンポジウム


227-232
September
2010

研究会等発表論文
ワットカナッド・ウィラポーン, 木村基, 藤田玄, 尾上孝雄, 白川功
動画像マルチデコーダ用動き補償機構の{VLSI}アーキテクチャ
信学技報, SIS2004-62


37--43
March
2005

研究会等発表論文
木村 基, 密山 幸男, 尾上 孝雄, 白川 功
組込みシステム向け {IEEE802}.11i 暗号処理回路の実装
信学技報, ICD2004-129


49--54
October
2004

研究会等発表論文
木村基, 密山幸男, 尾上孝雄, 白川功
組込みシステム向け {IEEE} 802.11i 暗号処理器のアーキテクチャ
第17回回路とシステム軽井沢ワークショップ


217--222
April
2004

研究会等発表論文
木村 基, 三木 裕介, 尾上 孝雄, 白川 功
組込みシステム向け Java 実行環境の構築
信学技報, VLD2001-137


39--44
January
2002

大会等発表論文
木村 基, 密山 幸男, 尾上 孝雄, 白川 功
無線 {LAN} セキュリティ拡張規格向け暗号処理器のアーキテクチャ
電子情報通信学会ソサイエティ大会, A-4-4



September
2003


This site is maintained by Onoye Lab.

PMAN 2.5.5 - Paper MANagement system / (C) 2002-2008, Osamu Mizuno / All rights reserved.