著者名 (author) 表題 (title) 論文誌/会議名 巻数 (volume) 号数 (number) ページ範囲 (pages) 刊行月 (month) 出版年 (year) File
論文誌
密山 幸男, 高橋 一真, 今井 林太郎, 橋本 昌宜, 尾上 孝雄, 白川 功
メディア処理向け再構成可能アーキテクチャでの動画像復号処理の実現
電子情報通信学会論文誌
J93-A
6
397-413
June
2010

論文誌
密山 幸男, 高橋 一真, 今井 林太郎, 橋本 昌宜, 尾上 孝雄, 白川 功
Area-Efficient Reconfigurable Architecture for Media Processin
IEICE Trans. Fundamentals of Electronics, Communications and Computer Sciences
E91-A
12
3651-3662
December
2008

論文誌
M. Hashimoto, T. Ijichi, S. Takahashi, S. Tsukiyama, I. Shirakawa
Transistor Sizing of {LCD} Driver Circuit for Technology Migration
IEICE Trans. on Fundamentals of Electronics, Communications and Computer Sciences
E90-A
12
2712--2717
December
2007

論文誌
M. Ise, Y. Ogasahara, K. Watanabe, M. Hatanaka, T. Onoye, H. Niwamoto, I. Keshi, I. Shirakawa
Design and Implementation of Home Network Protocol for Appliance Control Based on {IEEE} 802.15.4
International Journal of Computer Science and Network Security
7
7
20-30
July
2007

論文誌
S. Takahashi, S. Tsukiyama, M. Hashimoto, I. Shirakawa
A Sampling Switch Design Procedure for Active Matrix Liquid Crystal Displays
IEICE Trans. on Fundamentals of Electronics, Communications and Computer Sciences
E89-A
12
3538--3545
December
2006

論文誌
S. Takahashi, S. Tsukiyama, M. Hashimoto, I. Shirakawa
A Sampling Switch Design Procedure for Active Matrix Liquid Crystal Displays
IEICE Trans. on Fundamentals of Electronics, Communications and Computer Sciences
E89-A
12
3538-3545
December
2006

論文誌
内田好弘, 谷貞宏, 橋本昌宜, 築山修治, 白川功
グラウンド平面・シールド配線によるシステム・オン・パネルの配線間容量の低減と容量見積りの容易化
情報処理学会論文誌
47
6
1665--1673
June
2006

論文誌
G. Fujita, T. Imanaka, H. V. Nhat, T. Onoye, I. Shirakawa
Real-time human object extraction method for mobile systems based on color space segmentation
IEICE Trans. Fundamentals
E89-A
4
941--949
April
2006

論文誌
Z. Guo, Y. Nishikawa, R. Y. Omaki, T. Onoye, I. Shirakawa
A Low-Complexity {FEC} Assignment Scheme for Motion {JPEG2000} over Wireless Network
IEEE Transactions on Consumer Electronics
52
1
81--86
February
2006

論文誌
M. Ise, Y. Ogasahara, T. Onoye, I. Shirakawa
W-{CDMA} Channel codec by configurable processors
Intelligent Automation and Soft Computing
12
3
317--29

2006

論文誌
藤田玄, 尾上孝雄, 白川功
{MPEG}-4向け高精度動き検出コアの{VLSI}化設計
電子情報通信学会論文誌
J88-A
11
1282-1382
November
2005

論文誌
A. Kosaka, H. Okuhata, T. Onoye, I. Shirawaka
Desing of Ogg Vorbis Decoder System for Embedded Platform
IEICE Trans. Fundamentals
E88-A
8
2124--2130
August
2005

論文誌
内田 好弘, 谷 貞宏, 橋本 昌宜, 築山 修治, 白川 功
システム液晶のための配線容量抽出手法
情報処理学会論文誌
46
6
1395--1403
June
2005

論文誌
Y. Mitsuyama, M. Kimura, T. Onoye, I. Shirakawa
Architecture of {IEEE802}.11i Cipher Algorithms for Embedded Systems
IEICE Trans. Fundamentals of Electronics, Communications and Computer Sciences
E88-A
4
899-906
April
2005

論文誌
T. Matsumura, N. Iwanaga, W. Kobayashi, T. Onoye, I. Shirakawa
Embedded {3D} Sound Movement System based on Feature Extraction of Head-related Transfer Function
IEEE Transactions on Consumer Electronics
51
1
262--267
February
2005

論文誌
岡田 勉, 内田 翼, 尾上 孝雄, 白川 功
次世代 {GNSS} 受信機用信号処理 機構とその {VLSI} 化設計
電子情報通信学会論文誌
J86-A
12
1417--1425
December
2003

論文誌
S. Tani, Y. Uchida, M. Furuie, S. Tsukiyama, B. Lee, S. Nishi, Y. Kubota, I. Shirakawa, S. Imai
Parasitic Capacitance Modeling for Non-Planar Interconnects in Liquid Crystal Displays
IEICE Trans. on Fundamentals
E86-A
12
2923--2932
December
2003

論文誌
M. Kimura, M. H. Miki, T. Onoye, I. Shirakawa
Implementation of Java Accelerator for High-Performance Embedded Systems
in IEICE Trans. Fundamentals
E86-A
12
3079--3088
December
2003

論文誌
宋 学燮, 岡田 浩行, 藤田 玄, 尾上 孝雄, 白川 功
{MPEG}-4動画像符号化におけるバイブリッドエラー隠ぺい方式
画像電子学 会論文誌
32
5
609--620
September
2003

論文誌
N. Iwanaga, W. Kobayashi, K. Furuya, T. Onoye, I. Shirakawa
Embedded Implementation of Acoustic Field Enhancement for Stereo Sound Sources
in IEEE Trans. on Consumer Electronics
49
3
737--741
August
2003

論文誌
K. Nakagawa, M. Kawakita, K. Sato, M. Minakuchi, T. Onoye, T. Chiba, I. Shirakawa
Object Sharing Scheme for Heterogeneous Environment
in IEICE Transaction on Fundamentals of Electronics, Communications and Computer Sciences
E86-A
4
813--821
April
2003

論文誌
N. Sakamoto, W. Kobayashi, T. Onoye, I. Shirakawa
Single {DSP} Implementation of Realtime {3D} Sound Synthesis Algorithm
Journal of Circuits, Systems and Computers
12
1
55-73
February
2003

論文誌
H. Mizuno, H. Kobayashi, T. Onoye, I. Shirakawa
Performance Estimation at Architecture Level for Embedded Systems
IEEE Transaction on Fundamentals of Electronics, Communications and Computer Sciences
E85-A
12
2636--2644
December
2002

論文誌
Y. Ohtani, N. Kawahara, H. Nakaoka, T. Tomaru K. Maruyama, T. Chiba, T. Onoye, I. Shirakawa
Wireless Digital Video Transmission System Using {IEEE802}.11b {PHY} with Error Correction Block Based {ARQ} Protocol
IEICE (Institute of Electronics, Information and Communication Engineers) Transaction on Communications
E85-B
10
2032--2043
October
2002

論文誌
岡田 浩行, 宋 学燮, 藤田 玄, 尾上 孝雄, 白川 功
電子透かしの{MPEG}-4ビットストリームエラー検出への応用
画像電子学会誌
31
5
900--908
September
2002

論文誌
H. Okada, A.-E. Shiitev, H.-S. Song, G. Fujita, T. Onoye, I. Shirakawa
Error Detection by Digital Watermarking for {MPEG}-4 Video Coding
IEICE (Institute of Electronics, Information and Communication Engineers) Transaction on Fundamentals of Electronics, Communications and Computer Sciences
E85-A
6
1281--1288
June
2002

論文誌
宋 天, 藤田 玄, 尾上 孝雄, 白川 功
携帯端末用低消費電力 H.263 Version 2 コーデックコアの{VLSI}化設計
情報処理学会論文誌
43
4
1161--1170
May
2002

論文誌
M. H. Miki, M. Sakamoto, S. Miyamoto, Y. Takeuchi, T. Yoshida, I. Shirakawa
Code Efficiency Evaluation for Embedded Processors
IEICE (Institute of Electronics, Information and Communication Engineers) Transaction on Fundamentals of Electronics, Communications and Computer Sciences
E85-A
4
811--818
April
2002

論文誌
Roberto Y. Omaki, Gen Fujita, Takao Onoye, Isao Shirakawa
An Embedded Zerotree Wavelet Video Coding Algorithm with Reduced Memory Bandwidth
IEICE Trans. Fundamentals of Electronics Communications and Computer Sciences
E85-A
3
703--713
March
2002

論文誌
谷 貞宏, 白川 功
多層プリント回路板の電源供給系におけるインピーダンスシミュレーション
エレクトロニクス実装学会誌
4
5
378--385
August
2001

論文誌
W. Kobayashi, N. Sakamoto, T. Onoye, I. Shirakawa
{3D} Acoustic Image Localization Algorithm by Embedded {DSP}
IEICE(The Institute of Electronics, Information and Communication Engineers) Trans. Fundamentals of Electronics Communications and Computer Sciences
E84-A
6
1423--1430
June
2001

論文誌
K. Kawamoto, K. Kohno, Y. Higuchi, S. Fujino, I. Shirakawa
A {25kV} {ESD} Proof {LDMOSFET} with a Turn-on Discharge {MOSFET}
IEICE Trans. Electron
E84-C
6
823--831
June
2001

論文誌
Z. Andales, Y. Mitsuyama, T. Onoye, I. Shirakawa
A Novel Dynamically Reconfigurable Hardware-based Cipher
情報処理学会論文誌
42
4
958--966
April
2001

論文誌
K. Kawamoto, S. Mizuno, H. Abe, Y. Higuchi, H. Ishihara, H. Fukumoto, T. Watanabe, S. Fujino, I. Shirakawa
A Single Chip Automotive Control {LSI} Using {SOI} Bipolar Complimentary {MOS} Double-Diffused {MOS}
The Japan Society of Applied Physics
40
4B
2891--2896
April
2001

論文誌
K. Kawamoto, H. Yamaguchi, H. Himi, S. Fujino, I. Shirakawa
A 200 V {CMOS} {SOI} {IC} with Field-Plate Trench Isolation for {EL} Displays
IEICE Trans. Electron
E84-C
2
260--266
February
2001

論文誌
B.Y. Song, M. Furuie, Y. Yoshida, T. Onoye, I. Shirakawa
Low-Power {VLSI} Implementation by {NMOS} 4-Phase Dynamic Logic
Trans. of IPSJ
41
4
899--907
April
2000

論文誌
松村 謙次, 古家 眞, 藤田 玄, 正城 敏博, 白川 功, 稲田 紘
医療用監視システムとその通信制御用 {LSI} の設計
情報処理学会論文誌
41
4
962--969
April
2000

論文誌
B.Y. Song, M. Furuie, Y. Yoshida, T. Onoye, I. Shirakawa
Low-Power Scheme of {NMOS} 4-Phase Dynamic Logic
IEICE Trans. Electron.
E82--C
9
1772--1776
September
1999

論文誌
H. Fujisima, Y. Takemoto, T. Onoye, I. Shirakawa
An Architecture of a Matrix-Vector Multiplier Dedicated to Video Decoding and Three-Dimensional Computer Graphics
IEEE Trans. Circuits and Systems for Video Technology
9
2
306--314
March
1999

論文誌
A. Nagao, I. Shirakawa, T. Kambe
A Layout Approach to Monolithic Microwave {IC}
IEEE Trans. Computer-Aided Design of Integrated Circuits and Systems
17
12
1262--1272
December
1998

論文誌
M. H. Miki, 藤田 玄, 尾上 孝雄, 白川 功
携帯端末向け低電力 H.263 コーデックコアの {VLSI} 化設計
電子情報通信学会論文誌
J81-A
10
1352--1361
October
1998

論文誌
長尾 明, 澤 卓, 重弘 裕二, 白川 功, 神戸 尚志
方形パッキング法の一算法
電子情報通信学会論文誌
J81-A
10
1362--1371
October
1998

論文誌
H. Okuhata, Morgan H. Miki, T. Onoye, I. Shirakawa
A Low-Power {DSP} Core Architecture for Low Bitrate Speech Codec
IEICE Trans. Fundamentals
E81-C
8
1616--1621
August
1998

論文誌
木村 浩三, 奥畑 宏之, 尾上 孝雄, 白川 功, 清原 督三, 鷺島 敬之
マルチスレッドプロセッサのデータキャッシュ制御方式
映像情報メディア学会誌
52
5
742--749
May
1998

論文誌
G. Fujita, T. Onoye, I. Shirakawa
A {VLSI} Architecture for Motion Estimation Core Dedicated to H.263 Video Coding
IEICE Trans. Electronics
E81-C
5
702--707
May
1998

論文誌
I. Arungsrisangchai, Y. Shigehiro, I. Shirakawa, H. Takahashi
A Fast Minimum Cost Flow Algorithm for Regenerating Optimal Layout of Functional Cells
IEICE Trans. Fundamentals of Electronics,Communications and Computer Sciences
E80-A
12
2589-2599
December
1997

論文誌
吉田 幸弘, 宋 宝玉, 奥畑 宏之, 尾上 孝雄, 白川 功
組み込み用プロセッサの低消費電力化に関する一手法
電子情報通信学会論文誌
J80-A
5
765-771
May
1997

論文誌
K. Miyanohana, G. Fujita, K. Yanagida, T. Onoye, I. Shirakawa
Single Chip Implementation of Encoder-Decoder for Low Bit Rate Visural Communication
J. Circuits, Systems, and Computers
7
5
441-457
May
1997

論文誌
H. Okuhata, H. Uno, K. Kumatani, I. Shirakawa, T. Chiba
A Low Power Receiver Architecture for 4 Mbps Infrared Wireless Communication
J. Circuits, Systems, and Computers
7
5
483-494
May
1997

論文誌
H. Uno, K. Kumatani, H. Okuhata, I. Shirakawa, T. Chiba
{ASK} digital demodulation scheme for noise immune infrared data communication
ACM Wireless Networks

3
121-129

1997

論文誌
K. Okada, S. Morikawa, S. Takeuchi, I. Shirakawa
A High Performance Multiplier and Its Application to an {FIR} Filter Dedicated to Digital Video Transmission
in Proc. IEICE Trans. Fundamentals of Electronics, Communications and Computer Sciences
E79-A
12
2106-2111
December
1996

論文誌
Y. Shigehiro, T. Nagata, I. Shirakawa, I. Arungsrisangchai, H. Takahashi
Automatic Layout Recycling Based on Layout Description and Linear Programming
in Proc. IEEE Trans. Computer-Aided Design of Integrated Circuits and Systems
15
8
959-967
August
1996

論文誌
T. Onoye, G. Fujita, M. Takatsu, I. Shirakawa, N. Yamai
Single Chip Implementation of Motion Estimator Dedicated to {MPEG2} {MP}@{HL}
in Proc. IEICE Trans. Fundamentals of Electronics, Communications and Computer Sciences
E79-A
8
1210-1216
August
1996

国際会議
S. Takahashi, S. Tsukiyama, M. Hashimoto, I. Shirakawa
A Design Method of Finding Optimal Sampling Pulse and Transistor Size in a Sampling Circuit for Liquid Crystal Displays
In Proceedings of International Technical Conference on Circuits/Systems, Computers and Communications (ITC-CSCC)



June
2008

国際会議
H. Okuhata, K. Takahashi, Y. Nozato, T. Onoye, I. Shirakawa
Video image enhancement scheme for high resolution consumer devices
Proc. of International Symposium on Communications, Control and Signal Processing (ISCCSP2008)


639-644
March
2008

国際会議
T. Ijichi, M. Hashimoto, S. Takahashi, S. Tsukiyama, I. Shirakawa
Transistor Sizing of Lcd Driver Circuit for Technology Migration
Proceedings of International Technical Conference on Circuits/Systems, Computers and Communications (ITC-CSCC)
1

I25--I28
July
2006

国際会議
Y. Mitsuyama, R. Imai, K. Takahashi, T. Onoye, I. Shirakawa
Domain-specific reconfigurable architecture for media processing
Proc. Workshop on Synthesis and System Integration of Mixed Technologies (SASIMI 2006)


322--327
April
2006

国際会議
Z. Guo, Y. Nishikawa, R. Y. Omaki, T. Onoye, I. Shirakawa
A Low-Complexity {FEC} Assignment Scheme for Motion {JPEG2000} over Wireless Network
International Conference on Consumer Electronics(ICCE2006), digest of technical papers, Las Vegas, Nevada, USA


391--392
January
2006

国際会議
S. Takahashi, A. Taji, S. Tsukiyama, M. Hashimoto, I. Shirakawa
A Sampling Switch Design for Liquid Crystal Displays
Proceedings of IEEE International Region 10 Conference



November
2005

国際会議
S. Takahashi, A. Taji, S. Tsukiyama, M. Hashimoto, I. Shirakawa
A Design Scheme for Sampling Switch in Active Matrix LCD
A Design Scheme for Sampling Switch in Active Matrix LCD



August
2005

国際会議
Huynh Van Nhat, T. Imanaka, G. Fujita, T. Onoye, I. Shirakawa
Real-time Human Object Extraction for Mobile Terminal
in Proc.The 20th Commemorative International Technical Conference on Circuits/Systems, Computers and Communications(ITC-CSCC2005), Jeju, Korea
3

1015-1016
July
2005

国際会議
Y. Mitsuyama, R. Imai, K. Takahashi, T. Onoye, I. Shirakawa
An Approach for Area-Efficient Coarse-Grained Reconfigurable Architecture Dedicated to Media Processing
Proc. International Technical Conference of Circuits/Systems, Computers and Communications (ITC-CSCC2005)


131--132
July
2005

国際会議
T. Matsumura, N. Iwanaga, T. Onoye, W. Kobayashi, I. Shirakawa, I. Arungsrisangchai
{3D} Sound Movement System for Embedded Applications
in Proc. IEEE International Symposium on Circuits and Systems (ISCAS2005), Kobe, Japan


5345-5348
May
2005

国際会議
Y. Uchida, S. Tani, M. Hashimoto, S. Tsukiyama, I. Shirakawa
Interconnect capacitance extraction for system {LCD} circuits
in Proc. IEEE/ACM Great Lake Symposium on Very Large Scale Integrated circuits (GLSVLSI 2005)


160--163
April
2005

国際会議
T. Matsumura, N. Iwanaga, W. Kobayashi, T. Onoye, I. Shirakawa
Embedded {3D} Sound Movement System based on Feature Extraction of Head-Related Transfer Function
in Proc.~International Conference on Consumer Electronics (ICCE2005), digest of technical papers, Las Vegas, Nevada, USA, 7.1-2



January
2005

国際会議
S. Takahashi, A. Taji, S. Tsukiyama, M. Hashimoto, I. Shirakawa
A Sampling Switch Design for Liquid Crystal Displays
Proceedings of IEEE International Region 10 Conference, 1C-03.3




2005

国際会議
S. Takahashi, A. Taji, S. Tsukiyama, M. Hashimoto, I. Shirakawa
A Design Scheme for Sampling Switch in Active Matrix {LCD}
Proceedings of European Conference on Circuit Theory and Design, 3e-212




2005

国際会議
N. Iwanaga, W. Kobayashi, K. Furuya, T. Onoye, I. Shirakawa
{VLSI} Implementation of {3D} Sound Image Movement for Embedded Systems
in Proc. IEEE Region 10 Conference (TENCON) 2004, A--021



November
2004

国際会議
N. Iwanaga, W. Kobayashi, K. Furuya, T. Onoye, I. Shirakawa
{VLSI} Implementation of a {3D} Sound Movement System
in Proc. The 12th Workshop on Synthesis And System Integration of Mixed Information technologies (SASIMI) 2004


121-125
October
2004

国際会議
Y. Mitsuyama, M. Kimura, T. Onoye, I. Shirakawa
Embedded Architecture of {IEEE802}.11i Cipher Algorithms
in Proc. 2004 IEEE International Symposium on Consumer Electronics (ISCE2004)


241--246
September
2004

国際会議
S. Maeta, A. Kosaka, A. Yamada, T. Onoye, T. Chiba, I. Shirakawa
C-based Hardware Design of {IMDCT} Accelerator for Ogg Vorbis Decoder
in Proc.12th European Signal Processing Conference (EUSIPCO 2004)


1361--1364
September
2004

国際会議
Y. Ogasahara, M. Ise, T. Onoye, I. Shirakawa
Architecture of Turbo Decoder for W-{CDMA} by Configurable Processor
Proc.The 2004 International Technical Conference on Circuits/Systems, Computers and Communications (ITC-CSCC2004), Sendai, Japan, F2P-27-1--7F2P-27-4


7
July
2004

国際会議
T. Onoye, H. Tsutsui, G. Fujita, Y. Nakamura, I. Shirakawa
Embedded System Implementation of Scalable and Object-Based Video Coding
in Proc. of World Automation Congress (WAC) , International Forum on Multimedia and Image Processing (IFMIP), IFMIP076



June
2004

国際会議
A. Kosaka, S. Yamaguchi, H. Okuhata, T. Onoye, I. Shirakawa
{SoC} Design of Ogg Vorbis Decoder using Embedded Processor
in Proc. 2004 Computing Frontier Conference


481--487
April
2004

国際会議
K. Hontani, T. Imanaka, G. Fujita, T. Onoye, I. Shirakawa
Modified Snake: Real-time Face Object Extraction for Video Phone
in Proc. IEEE International Conference on Image Processing(ICIP2003), Barcelona, Spain
III

873--876
September
2003

国際会議
M. Ise, Y. Ogasahara, T. Onoye, I. Shirakawa
Implementation of W-{CDMA} Channel Codec by Configurable Processors
Proc. Sixth Baiona Workshop on Signal Processing in Communications


205--210
September
2003

国際会議
Y. Uchida, S. Tani, S. Tsukiyama, I. Shirakawa
Parasitic Capacitance Modeling for {TFT} Liquid Crystal Displays
in Proc. The European Solid-State Device Research Conference (ESSDERC2003) , Estoril, Portugul


453--456
September
2003

国際会議
H.-S. Song, H. Okada, G. Fujita, T. Onoye, I. Shirakawa
Efficient Error Recovery Scheme for {MPEG}-4 Video Coding
in Proc. The 2003 International Technical Conference on Circuits/Systems, Computers and Communications (ITC-CSCC2003), Kang-Woo Do, Korea
2

1328--1331
July
2003

国際会議
Y. Uchida, S. Tani, S. Tsukiyama, I. Shirakawa
Parasitic Capacitance Modeling for On-Chip Interconnects
in Proc. The 2003 International Technical Conference on Circuits/Systems, Computers and ommunications (ITC-CSCC2003) , Kang-Woo Do, Korea
3

1638--1641
July
2003

国際会議
S. Yamaguchi, A. Kosaka, H. Okuhata, T. Onoye, I. Shirakawa
Low Power Ogg Vorbis Decoder by Embedded Processor
in Proc. The 2003 International Technical Conference on Circuits/Systems, Computers and Communications (ITC-CSCC2003), Kang-Woo Do, Korea
1

565--568
July
2003

国際会議
T. Matsumura, N. Iwanaga, W. Kobayashi, T. Onoye, I. Shirakawa
Feature Extraction of Head-Related Transfer Function for {3D} Sound Movement
in Proc. The 2003 International Technical Conference on Circuits/Systems, Computers and Communications (ITC-CSCC2003), Kang-Woo Do, Korea
1

685--688
July
2003

国際会議
N. Iwanaga, W. Kobayashi, K. Furuya, T. Onoye, I. Shirakawa
Embedded Implementation of Acoustic Field Enhancement for Stereo Sound Sources
in IEEE 29th International Conference on Consumer Electronics (ICCE2003), digest of technical papers, Los Angeles, Carifornia, USA


256--257
June
2003

国際会議
T. Okada, T. Uchida, T. Onoye, I. Shirakawa
A Novel Signal Processing Scheme for Next Generation {GNSS} Receiver
in Proc. the 8th ISU International Symposium, Strasbourg, France



May
2003

国際会議
S. Komata, A. Pal, N. Sakamoto, W. Kobayashi, T. Onoye, I. Shirakawa
Interactive Interface of Realtime {3D} Sound Movement for Embedded Applications
in Proc. IEEE International Symposium on Circuits and Systems (ISCAS2003) , Bankok, Thailand
II

520--523
May
2003

国際会議
T. Okada, T. Uchida, T. Onoye, I. Shirakawa
A Novel Signal Processing Scheme for Next Generation {GNSS} Receiver and its {VLSI} Implementation
in Proc. International Signal Processing Conference , Dallas

357

April
2003

国際会議
N. Iwanaga, W. Kobayashi, K. Furuya, N. Sakamoto, T. Onoye, I.Shirakawa
Low Cost Approach to Acoustic Field Enhancement for Stereo Headphones
in Proc. Euromedia 2003, Plymouth, United Kingdom


32--36
April
2003

国際会議
S. Tani, Y. Uchida, M. Furuie, S. Tsukiyama, B. Lee, S. Nishi, Y. Kubota, I. Shirakawa, S. Imai
A Parasitic Capacitance Modeling Method for Non-Planar Interconnects
in Proc. the Workshop on Synthesis and System Integration of Mixed Information Technologies (SASIMI 2003)


294--299
April
2003

国際会議
T. Nakagawa, G. Fujita, T. Onoye, I. Shirakawa
VLSI architecture for MPEG-4 core profile codec core
Proc. Workshop on Synthesis and System Integration of Mixed Information Technologies


365--371
April
2003

国際会議
K. Hontani, T. Imanaka, G. Fujita, T. Onoye, I. Shirakawa
Realtime Face Object Extraction Algorithm for Video Phone
in Proc. IEEE Asia Pacific Conference on Circuits and Systems (APCCAS 2002), Orchard Road, Singapore
1

35--38
December
2002

国際会議
Y. Ohtani, H. Nakaoka, T. Tomaru, K. Maruyama, T. Chiba, T. Onoye, I. Shirakawa
Implementation of Wireless {MPEG2} Transmission System Using {IEEE} 802.11b {PHY}
ibid
1

39--44
December
2002

国際会議
N. Iwanaga, W. Kobayashi, K. Furuya, N. Sakamoto, T. Onoye, I. Shirakawa
Embedded Implementation of Acousitic Field Enhancement for Stereo Headphones
ibid
1

51--54
December
2002

国際会議
S. Tani, Y. Uchida, M. Furuie, S. Tsukiyama, B. Lee, S. Nishi, Y. Kubota, I. Shirakawa, S. Imai
Parasitic Capacitance Modeling for Multilevel Interconnects
in Proc. IEEE Proceedings of Asia-Pacific Conference on Circuits and Systems 2002
1

59--64
December
2002

国際会議
A. Kosaka, S. Yamaguchi, H. Okuhata, T. Onoye, I. Shirakawa
{VLSI} Implementation of Ogg Vorbis Decoder for embedded applications
in Proc. 15th Annual IEEE International ASIC/SoC Conference(ASIC/SoC2002), Rochester, N.Y.


20--24
September
2002

国際会議
A. Kosaka, S. Yamaguchi, H. Okuhata, T. Onoye, I. Shirakawa
A Hardware Implementation of Ogg Vorbis Audio Decoder with Embedded Processor
in Proc. 17th Annual International Technical Conference on Circuits/Systems, Computers and Communications (ITC-CSCC2002), Phuket, Thailand


94--97
July
2002

国際会議
S. Komata, N. Sakamoto, W. Kobayashi, T. Onoye, I. Shirakawa
Synthesis of {3D} Sound Movement by Embedded {DSP}
ibid


117--120
July
2002

国際会議
H. Okada, A.-E. Shiitev, H.-S. Song, G. Fujita, T. Onoye, I. Shirakawa
Digital Watermark Based Error Detection for {MPEG}-4 Bitstream Error
ibid


152--155
July
2002

国際会議
T. Kaya, R. Miyamoto, T. Onoye, I. Shirakawa
Embedded System for Video Coding with Logic-Enhanced {DRAM} and Configurable Processor
ibid


216--219
July
2002

国際会議
H.-S. Song, H. Okada, G. Fujita, T. Onoye, I. Shirakawa
Hybrid Error Concealment Algorithm for {MPEG}-4 Videodecoders
ibid


611--614
July
2002

国際会議
K. Nakagawa, M. Kawakita, K. Sato, M. Minakuchi, O. Tsumori, K. Hanada, T. Chiba, I. Shirakawa
{OCEAN}: Object Communication Environment for Arbitrary Network
in Proc. IEEE International Conference on Distributed Computing Systems Workshops


162--166
July
2002

国際会議
W. Kobayashi, K. Furuya, N. Sakamoto, T. Onoye, I. Shirakawa
`Out-of-Head' Acoustic Field Enhancement for Stereo Headphones by Embedded {DSP}
in IEEE 28th International Conference on Consumer Electronics (ICCE2002), digest of technical papers, Cardiff, Wales


222--223
June
2002

国際会議
Y. Ohtani, N. Kawahara, T. Onoye, I. Shirakawa, T. Chiba
{MAC} {LSI} Design for Wireless {MPEG2} Transmission over {IEEE802}.11b {PHY}
ibid


242--243
June
2002

国際会議
Y. Mitsuyama, Z. Andales, T. Onoye, I. Shirakawa
Burst Mode: A New Acceleration Mode for 128-bit Block Ciphers
in Proc. IEEE 24th Custom Integrated Circuits Conference (CICC2002), Orland, Florida


151--154
May
2002

国際会議
Y. Uchida, M. Ise, T. Onoye, I. Shirakawa, I. Arungsrisangchai
{VLSI} Architecture of Digital Matched Filter and Prime Interleaver for W-{CDMA}
Proc. IEEE International Symposium on Circuits and Systems (ISCAS2002), Phoenix, Arizona
III

269--272
May
2002

国際会議
Y. Mitsuyama, Z. Andales, T. Onoye, I. Shirakawa, I. Arungsrisangchai
{VLSI} Architecture of Burst Mode Acceleration for 128-bit Block Ciphers
ibid
II

344--347
May
2002

国際会議
H. Mizuno, H. Kobayashi, T. Onoye, I. Shirakawa
Power Estimation at Architecture Level for Embedded Systems
ibid
II

476--479
May
2002

国際会議
Y. Ohtani, N. Kawahara, T. Tomaru, K. Maruyama, T. Onoye, I. Shirakawa, T. Chiba
Error Correction Block Based {ARQ} Protocol for Wireless Digital Video Transmission
ibid
I

605--608
May
2002

国際会議
M. Kimura, M. H. Miki, T. Onoye, I. Shirakawa
A Java Accelerator for High Performance Embedded Systems
in Proc. 4th International Conference of Massively Parallel Computing Systems (MPCS 2002), Ischia, Italy, 2



April
2002

国際会議
N. Sakamoto, W. Kobayashi, T. Onoye, I. Shirakawa
{DSP} Implementation of Realtime {3D} Sound Synthesis Algorithm for Monaural Sound Source
in Proc. EUROMEDIA 2002, Modena, Italy


123--127
April
2002

国際会議
M. H. Miki, M. Kimura, T. Onoye, I. Shirakawa
High Performance Java Hardware Engine and Software Kernel for Embedded Systems
in Proc. 11th IFIP International Conference on Very Large Scale Integration (VLSI-SOC 2001), Montpellier-Le Corum, France


365--369
December
2001

国際会議
H. Mizuno, H. Kobayashi, T. Onoye, I. Shirakawa
An Architecture Level Power Estimation Method for Embedded Systems
in Proc. Workshop on Synthesis and System Integration of Mixed Technologies (SASIMI 2001), Nara, Japan


78--85
October
2001

国際会議
Z. Andales, Y. Mitsuyama, T. Onoye, I. Shirakawa
System Performance Evaluation of High-Speed Burst Mode for 128-bit Block Ciphers
in Proc. Workshop on Synthesis and System Integration of Mixed Technologies (SASIMI 2001), Nara, Japan


332--339
October
2001

国際会議
M. Kimura, M. H. Miki, T. Onoye, I. Shirakawa
High Performance Java Execution for Embedded Systems
in Proc. Workshop on Synthesis and System Integration of Mixed Technologies (SASIMI 2001), Nara, Japan


346--350
October
2001

国際会議
M. Ise, Y. Uchida, T. Onoye, I. Shirakawa
System-On-A-Chip Architecture for W-{CDMA} Baseband Modem {LSI}
in Proc. The 4th International Conference on ASIC (ASICON 2001), Shanghai


364--369
October
2001

国際会議
M. Furuie, T. Onoye, S. Tsukiyama, I. Shirakawa
Two-Dimensional Array Layout for {NMOS} 4-Phase Dynamic Logic
in Proc. The 8th IEEE International Conference on Electronics, Circuits and Systems(ICECS 2001), Malta


589--592
September
2001

国際会議
N. Sakamoto, W. Kobayashi, T. Onoye, I. Shirakawa
{DSP} Implementaion of {3D} Sound Localization Algorithm for Monaural Sound Source
in Proc. The 8th IEEE International Conference on Electronics, Circuits and Systems(ICECS 2001), Malta


1061--1064
September
2001

国際会議
N. Sakamoto, W. Kobayashi, T. Onoye, I. Shirakawa
{DSP} Implementation of Low Computational {3D} Sound Localization Algorithm
in Proc. 200l IEEE Workshop on Signal Processing Systems, Design and Implementation(SIPS 2001), Antwerp, Belgium


109--116
September
2001

国際会議
Y. Mitsuyama, Z. Andales, T. Onoye, I. Shirakawa
{VLSI} implementation of high performance burst mode for 128-bit block ciphers
in Proc. 14th Annual IEEE International ASIC/SoC Conference (ASIC/SoC2001), Washington, D.C., pp. W.1.1.1--W.1.1.5



September
2001

国際会議
H. Okada, H. S. Song, G. Fujita, T. Onoye, I. Shirakawa
Error Detection Based on Check Marker Embedding for {MPEG}-4 Video Coding
in Proc. International Technical Conference on Circuits/Systems, Computers and Communications (ITC-CSCC '01), Tokushima, Japan


96--99
July
2001

国際会議
H. S. Song, H. Okada, G. Fujita, T. Onoye, I. Shirakawa
Error Concealment Algorithm by Motion Estimation Method for {MPEG}-4 Video Decoder
in Proc. International Technical Conference on Circuits/Systems, Computers and Communications (ITC-CSCC '01), Tokushima, Japan


104--107
July
2001

国際会議
T. Song, G. Fujita, T. Onoye, I. Shirakawa
Low Power Architecture for H.263 Version2 Codec
in Proc. International Technical Conference on Circuits/Systems, Computers and Communications (ITC-CSCC '01), Tokushima, Japan


620--623
July
2001

国際会議
N. Sakamoto, W. Kobayashi, T. Onoye, I. Shirakawa
{DSP} Implementation of Realtime {3D} Sound Localization Algorithm
in Proc. International Technical Conference on Circuits/Systems, Computers and Communications (ITC-CSCC '01), Tokushima, Japan


1140--1143
July
2001

国際会議
N. Sakamoto, W. Kobayashi, T. Onoye, I. Shirakawa
Low Power {DSP} Implementation of {3D} Sound Localization for Monaural Sound Source
in Proc. World Multiconference on Systemics, Cybernetics and Informatics (SCI 2001), Orlando, Florida, USA


173--177
July
2001

国際会議
M. H. Miki, M. Sakamoto, S. Miyamoto, Y. Takeuchi, T. Yoshida, I. Shirakawa
Evaluation of Processor Code Efficiency for Embedded Systems
in Proc. ACM 15th International Conference on Supercomputing, Sorrento, Italy


229--235
June
2001

国際会議
Y. Mitsuyama, Z. Andales, T. Onoye, I. Shirakawa
{VLSI} Architecture of Dynamically Reconfigurable Hardware-Based Cipher
in Proc. IEEE International Symposium on Circuits and Systems (ISCAS2001) , Sydney, Australia
IV

734--737
May
2001

国際会議
Z. Andales, Y. Mitsuyama, T. Onoye, I. Shirakawa
A High Performance Burst Mode Approach for 128-Bit Block Ciphers
in Proc. EUROMEDIA2001, Valencia, Spain


146--150
April
2001

国際会議
Y. Mitsuyama, Z. Andales, T. Onoye, I. Shirakawa
A Dynamically Reconfigurable Hardware-Based Cipher Chip
in Proc. Asia and South Pacific Design Automation Conference (ASP-DAC 2001), Yokohama, Japan


11--12
January
2001

国際会議
R. Y. Omaki, Y. Dong, M. H. Miki, M. Furuie, D. Taki, M. Tarui, G. Fujita, T. Onoye, I. Shirakawa
Realtime Wavelet Video Coder Based on Reduced Memory Accessing
in Proc.~Asia and South Pacific Design Automation Conference (ASP-DAC 2001), Yokohama, Japan


15--16
January
2001

国際会議
S. Hashimoto, A. Niwa, H. Okuhata, T. Onoye, I. Shirakawa
{VLSI} Implementation of Portable {MPEG}-4 Audio Decoder
in Proc. International ASIC/SOC Conference (ASIC/SOC 2000), Arington, VA, USA


80--84
September
2000

国際会議
Y. Dong, R. Y. Omaki, T. Onoye, I. Shirakawa
{VLSI} Implementation of a reduced memory bandwidth realtime {EZW} video coder
in Proc. International Conference on Image Processing (ICIP 2000)
III

126--129
September
2000

国際会議
K. Kawamoto, S. Mizuno, H. Abe, Y. Higuchi, S. Fujino, I. Shirakawa
A Shingle Chip Automotive Control {LSI} Using {SOI} {BiCDMOS}
in Proc. of 2000 International Conference on Solid State Device and Materials


486-487
August
2000

国際会議
N. Sakamoto, W. Kobayashi, T. Onoye, I. Shirakawa
Low Power {DSP} Implementation of {3D} Sound Localization
in Proc. International Technical Conference on Circuits/Systems, Computers and Communications (ITC-CSCC 2000), Pusan, Korea


253--256
July
2000

国際会議
W. Kobayashi, N. Sakamoto, T. Onoye, I. Shirakawa
{3D} Acoustic Image Localization Algorithm by Embedded {DSP}
in Proc. International Technical Conference on Circuits/Systems, Computers and Communications (ITC-CSCC 2000), Pusan, Korea


264--267
July
2000

国際会議
R. Kuroda, G. Fujita, T. Onoye, I. Shirakawa
Discrete Cosine Transformer with Variable-Length Basis Vector for {MPEG}-4 Video Codec
in Proc. International Technical Conference on Circuits/Systems, Computers and Communications (ITC-CSCC 2000), Pusan, Korea


811--814
July
2000

国際会議
Y. Mitsuyama, Z. Andales, T. Onoye, I. Shirakawa
{VLSI} Implementation of Dynamically Reconfigurable Hardware-based Cryptosystem
in Symposium on VLSI Circuits Digest of Technical Papers, Hawaii, USA


204--205
June
2000

国際会議
Z. Andales, Y. Mitsuyama, T. Onoye, I. Shirakawa
Chameleon: A Dynamically Reconfigurable Hardware-Based Cryptosystem
in Proc. EUROMEDIA2000 , Antwerp, Belgium


90--94
May
2000

国際会議
R. Y. Omaki, Y. Dong, M. H. Miki, M. Furuie, S. Yamada, D. Taki, M. Tarui, G. Fujita, T. Onoye, I. Shirakawa
{VLSI} Implementation of a Realtime Wavelet Video Coder
in Proc. Custom Integrated Circuits Conference (CICC 2000), Florida, USA


543--546
May
2000

国際会議
M. Furuie, B. Y. Song, Y. Yoshida, T. Onoye, I. Shirakawa
Layout Generation of Array cell for {NMOS} 4-phase Dynamil Logic
in Proc. ASP-DAC2000


529--532
January
2000

国際会議
R. Y. Omaki, G. Fujita, T. Onoye, I. Shirakawa
Video Coding Algorithm Based on Modified Discrete Wavelet Transform
in Proc. NOLTA'99
I

251--254
November
1999

国際会議
R. Y. Omaki, G. Fujita, T. Onoye, I. Shirakawa
Architecture of Embedded Zerotree Wavelet Based Real-time Video Coder
in Proc. 12th IEEE ASIC/SOC Conference


137-141
October
1999

国際会議
R. Y. Omaki, G. Fujita, T. Onoye, I. Shirakawa
Embedded Zerotree Wavelet Based Algorithm for Video Compression
in Proc. IEEE Region 10 Conference (TENCON '99), pp.II-1343--1346



September
1999

国際会議
M. Furuie, B. Y. Song, Y. Yoshida, T. Onoye, I. Shirakawa
Layout Generation for Low-Power {NMOS} 4-Phase Dynamic Logic Array
in Proc. IEEE Region 10 Conference (TENCON '99)


872--875
September
1999

国際会議
M. Tarui, M. Oshita, T. Onoye, I. Shirakawa
High-Speed Implementation of {JBIG} Arithmetic Coder
in Proc. IEEE Region 10 Conference (TENCON '99)


1291--1294
September
1999

国際会議
B. Y. Song, M. Furuie, Y. Yoshida, T. Onoye, I. Shirakawa
Array macro cell architecture for low-power {NMOS} 4-phase dynamic logic
in Proc. International Technical Conference on Circuits/Systems, Computers and Communications (ITC-CSCC '99), Sado, Japan


561--564
July
1999

国際会議
M. Oshita, M. Tarui, T. Onoye, I. Shirakawa
Pipelined Implementation of {JBIG} Arithmetic Coder
in Proc. International Technical Conference on Circuits/Systems, Computers and Communications (ITC-CSCC '99), Sado, Japan


470--473
July
1999

国際会議
M. H. Miki, D. Taki, G. Fujita, T. Onoye, I. Shirakawa, T. Fujiwara, T. Kasami
Recursive Maximum Likelihood Decoder for High-Speed Satellite Communication
in Proc. IEEE International Symposium on Circuits and Systems (ISCAS '99) , Orland, USA
IV

572--575
June
1999

国際会議
H. Fujishima, Y. Takemoto, T. Yoneda, T. Onoye, I. Shirakawa
Hybrid Media-Processor Core for Natural and Synthetic Video Decoding
in Proc. IEEE International Symposium on Circuits and Systems (ISCAS '99) , Orland, USA
IV

275--278
June
1999

国際会議
G. Fujita, H. Okuhata, M. H. Miki, T. Onoye, I. Shirakawa
Low-Power Architecture of H.324 Codec Dedicated to Mobile Computing
in Proc. EUROMEDIA'99 , Munich, Germany


145--149
April
1999

国際会議
K. Asari, Y. Mitsuyama, T. Onoye, I. Shirakawa, H. Hirano, T. Honda, T. Otsuki, T. Baba, T. Meng
Multi-Mode and Multi-Level Technologies for {FeRAM} Embedded Reconfigurable Hardware
in Proc. IEEE Internatinal Solid-State Circuits Conference


106--107
February
1999

国際会議
H. Fujisima, Y. Takemoto, T. Yoneda, T. Onoye, I. Shirakawa
Hybrid {VLSI} Architecture for Motion Compensation and Texture Mapping
in Proc. IEEE International Workshop on Intelligent Signal Processing and Communication Systems


383--386
November
1998

国際会議
J. Fan, G. Fujita, M. Furuie, T. Onoye, I. Shirakawa
Structual Objeco-Oriented Video Segmentation and Representation Algorithm
in Proc. IEEE International Workshop on Intelligent Signal Processing and Communication Systems


78--82
November
1998

国際会議
H. Fujisima, Y. Takemoto, T. Onoye, I. Shirakawa, K. Matsumura
Matrix-Vector Multiplier Module for Natural/Synthetic Hybrid Video Coding
in Proc. IEEE Asia Pacific Conference on Circuits and Systems


631--634
November
1998

国際会議
B.Y. Song, Y. Yoshida, T. Onoye, I. Shirakawa
Low-power Implementation by a New Logic Scheme of {NMOS} 4-Phase Dynamic Logic
in Proc. Workshop on Synthesis and System Integration of Mixed Technologies


235--240
October
1998

国際会議
B.Y. Song, Y. Yoshida, T. Onoye, I. Shirakawa
Delay and Power Simulation for a New Logic Scheme of {NMOS} 4-Phase Dynamic Logic
in Proc. European Simulation Symposium


339--343
October
1998

国際会議
J. Fan, G. Fujita, J. Yu, K. Miyanohana, T. Onoye, N. Ishiura, L. Wu, I. Shirakawa
Hierarchical Object-Oriented Image and Video Segmentation Algorithm Based on {2D} Entropic Thresholding
in Proc. Electronic Imaging and Multimedia Systems II, SPIE


141--151
September
1998

国際会議
K. Matsumura, G. Fujita, I. Shirakawa, H. Inada
A Wireless Data System Constructed of {SAW}-Based Receiver/Transmitter and its Applications to Medical Cares
in Proc. IEEE Radio & Wireless Conf.


47--50
August
1998

国際会議
Y. Takemoto, T. Yoneda, H. Fujishima, T. Onoye, I. Shirakawa
{VLSI} Implementation of Function Module for Texture Mapping and Motion Compensation
in Proc. International Technical Conference on Circuits/Systems, Computers and Communications


179--182
July
1998

国際会議
R. Y. Omaki, G. Fujita, T. Onoye, I. Shirakawa
Implementation of {DWT} and {EZW} Cores for a Bitrate Scalable Video Coder
in Proc. International Technical Conference on Circuits/Systems, Computers and Communications


221--224
July
1998

国際会議
K. Matsumura, G. Fujita, I. Shirakawa, H. Inada
A Wireless Data System by Means of {SAW}-Based Transmitter/Receiver and its Applications to Medical Cares
in Proc. International Technical Conference on Circuits/Systems, Computers and Communications


299--302
July
1998

国際会議
H. Fujisima, Y. Takemoto, T. Onoye, I. Shirakawa
Matrix-Vector Multiplier for Natural/Synthetic Hybrid Video Coding
in Proc. International Technical Conference on Circuits/Systems, Computers and Communications


1269--1272
July
1998

国際会議
D. Taki, G. Fujita, T. Onoye, I. Shirakawa, T. Fujiwara, T. Kasami
{VLSI} Implementation of a Recursive Maximum Likelihood Decoder for High-Speed Satellite Communication
in Proc. International Technical Conference on Circuits/Systems, Computers and Communications


1383--1386
July
1998

国際会議
K. Matsumura, G. Fujita, I. Shirakawa, H. Inada
A Wireless Data Systems Constructed of {SAW}-Divices and Its Applications to Medical Cares
in Proc. Analog VLSI WS


39--44
June
1998

国際会議
G. Fujita, H. Okuhata, M. H. Miki, T. Onoye, I. Shirakawa
Implementation of H.324 Audiovisual Codec for Mobile Computing
in Proc.\ IEEE Custom Integrated Circuits Conference


193--196
May
1998

国際会議
H. Okuhata, M. H. Miki, T. Onoye, I. Shirakawa
A Low Power {DSP} Core Architecture for Low Bitrate Speech Codec
in Proc. IEEE Int'l Conf. Acoustics, Sounds, and Signal Processing


3121--3124
May
1998

国際会議
T. Onoye, G. Fujita, H. Okuhata, M. H. Miki, I. Shirakawa
Low-Power Implementation of H.324 Audiovisual Codec Dedicated to Mobile Computing
in Proc. Aia and South Pacific Design Automation Conference (ASP-DAC '98)


589-594
February
1998

国際会議
H. Fujishima, Y. Takemoto, T. Onoye, I. Shirakawa, S. Sakaguchi
A Unified Media-Processor Architecure for Video Coding and Computer Graphics
in Proc. International Workshop on Synthetic-Natural Hybrid Coding and Three Dimensional Imaging


253-256
September
1997

国際会議
M. H. Miki, G.Fujita, T. Onoye, I. Sirakawa
Low-Power H.263 Video {CoDec} Dedicated to Mobile Computing
in Proc. International Symposium on Low Power Electronics and Design


80-83
August
1997

国際会議
H. Uno, K. Kumatani, H. Okuhata, T. Chiba, I. Shirakawa
Low Power Architecture for High Speed Infrared Wireless Communication System
in Proc.International Symposium on Low Power Electronics and Design


255-258
August
1997

国際会議
Y. Yoshida, B. Y. Song, H. Okuhata, T. Onoye, I. Shirakawa
An Object Code Compression Approach to Embedded Processors
in Proc. International Symposium on Low Power Electronics and Design


265-268
August
1997

国際会議
H. Fujisima, Y. Takemoto, T. Onoye, I. Shirakawa
Media-Processor Architecture Unified for Video Coding and {3D} Graphics
in Proc. Int'l Technical Conference on Circuit/Systems, Computers and Communications


1223-1226
July
1997

国際会議
G. Fujita, T. Onoye, I. Sirakawa
A New Motion Estimation Core Dedicated to H.263 {VideoCoding}
in Proc. IEEE International Symposium on Circuits and Systems


1161-1164
June
1997

国際会議
I. Arungsrisangchai, Y. Shigehiro, I. Shirakawa, H. Takahashi
A Fast Minimun Cost Flow Algofithm for {VLSI} Layout Compaction
in Proc. IEEE International Symposium on Circuits and Systems


1672-1675
June
1997

国際会議
K. Miyanohana, G. Fujita, K. Yanagida, T. Onoye, I. Shirakawa
{VLSI} Implementation of Single Chip Encoder/Decoder for Low Bitrate Visual Communication
in Proc. IEEE Custom Integrated Circuits Conference


229-232
May
1997

国際会議
H. Okuhata, H. Uno, K. Kumatani, I. Shirakawa, T. Chiba
A {4Mbps} Infrared Wireless Link Dedicated to Mobile Computing
in Proc. IEEE International Performance, Computing, and Communications Conference


463-467
February
1997

国際会議
S. Morikawa, K. Okada, S. Takeuchi, I. Shirakawa
A High Performance {FIR} Filter Dedicated to Digital Video Transmission
in Proc. IEEE/ACM Asia and South Pacific Design Automation Conference (ASP-DAC '97)


77-82
January
1997

国際会議
G. Fujita, T. Onoye, I. Shirakawa, S. Tsukiyama, K. Matsumura
Implementation of Half-Pel Precision Motion Estimator for {MPEG2} {MP}@{HL}
in Proc. IEEE Region 10 International Conference on Digital Signal Processing Applications (TENCON '96)


949-954
November
1996

国際会議
H. Uno, K. Kumatani, H. Okuhata, I. Shirakawa, T. Chiba
A {4Mbps} Infrared Wireless Communication System Dedicated to Mobile Computing
in Proc. IEEE Asia Pacific Conference on Circuits and Systems (APCCAS '96)


334-337
November
1996

国際会議
K. Miyanohana, G. Fujita, T. Onoye, I. Shirakawa
{VLSI} Implementation of Edge Detector and Vector Quantizer for Very Low Bitrate Video Encoding
in Proc. IEEE Asia Pacific Conference on Circuits and Systems (APCCAS '96)


480-483
November
1996

国際会議
Y. Yoshida, B. Y. Song, H. Okuhata, T. Onoye, I. Shirakawa
Low-Power Consumption Architecture for Embedded Processor
in Proc. 2nd International Conference on ASIC


77-80
October
1996

国際会議
K. Miyanohana, G. Fujita, T. Onoye, I. Shirakawa
Implementation of Very Low Bitrate Video Encoder Core
in Proc. 2nd International Conference on ASIC


131-134
October
1996

国際会議
T. Onoye, G. Fujita, M. Takatsu, I. Shirakawa, K. Matsumura
A Single Chip Motion Estimator Dedicated to {MPEG2} {MP}@{HL}
in Proc. European Signal Processing Conference


1479-1482
September
1996

国際会議
G. Fujita, H. Okuhata, Y. Nakatani, T. Onoye, I. Shirakawa
Single Chip {MPEG2} {MP}@{ML} Motion Estimator
in Proc. Int'l Technical Conference on Circuits/Systems, Computers and Communications


286-289
July
1996

国際会議
K. Miyanohana, G. Fujita, T. Onoye, I. Shirakawa
{VLSI} Architecture for Very Low Bitrate Video Encoder Core
in Proc. Int'l Technical Conference on Circuits/Systems, Computers and Communications


294-297
July
1996

国際会議
S. Nakamura, N. Ishiura, T. Yamamoto, I. Shirakawa
High-Level Synthesis System for Behavioral Descriptions with Conditional Branches
in Proc. Int'l Technical Conference on Circuits/Systems, Computers and Communications


935-938
July
1996

国際会議
Y. Shigehiro, I. Shirakawa, I. Arungsrisangchai, H. Takahashi
A Fast Minimum Cost Flow Algorithm and Its Application to {VLSI} Layout Compaction
in Proc. Int'l Technical Conference on Circuits/Systems, Computers and Communications


951-954
July
1996

国際会議
H. Uno, K. Kumatani, H. Okuhata, T. Masaki, I. Shirakawa, T. Chiba
A {4Mbps} Infrared Wireless Communication Link for Mobile Computing
in Proc. Workshop on Multi-Dimensional Mobile Communications (MDMC '96)


267-271
July
1996

国際会議
T. Onoye, G. Fujita, M. Takatsu, I. Shirakawa, K. Matsumura, H. Ariyoshi, S. Tsukiyama
{VLSI} Implementation of Hierarchical Motion Estimator for {MPEG2} {MP}@{HL}
in Proc. IEEE Custom Integrated Circuits Conference


351-354
May
1996

国際会議
T. Onoye, G. Fujita, M. Takatsu, I. Shirakawa, K. Matsumura, H. Ariyoshi, S. Tsukiyama
A {VLSI} Architecture of {MPEG2} {MP}@{HL} Motion Estimator
in Proc. IEEE Int'l Symposium on Circuits and Systems


664-667
May
1996

国際会議
K. Itoh, Y. Shigehiro, I. Shirakawa, K. Matsumura
An Approach for Multi-Layer Gridless Routing
in Proc. Printed Circuit World Convention VII, pp.P2-1-P2-7



May
1996

国際会議
M. Furuie, T. Onoye, S. Tsukiyama, Isao Shirakawa
Two-Dimensional Array Layout for Low Power {NMOS} 4-Phase Dynamic Logic
in Proc. International Conference on Electronics Packaging(2001 ICEP), Tokyo, April, 2001.


417--421



研究会等発表論文
伊勢正尚, 小笠原泰弘, 渡邊賢治, 畠中理英, 尾上孝雄, 庭本浩明, 芥子育雄, 白川功
{IEEE} 802.15.4を用いたホームネットワーク向け無線ネットワークプロトコル
信学技報, CAS2005-99


19--24
March
2006

研究会等発表論文
渡邊賢治, 伊勢正尚, 藤田玄, 畠中理英, 尾上孝雄, 庭本浩明, 芥子育雄, 白川功
無線ホームネットワークにおける消費電力および即時性の改善手法
信学技報, CAS2005-100


25--30
March
2006

研究会等発表論文
伊地知孝仁, 橋本昌宜, 高橋真吾, 築山修治, 白川功
画素充電率制約を満足する液晶ドライバ回路のトランジスタサイズ決定技術
信学技報, VLD2005-131


55--60
March
2006

研究会等発表論文
藤田 玄, 尾上 孝雄, 白川 功
MPEG-4向け高精度動き検出コアのVLSI化設計
電子情報通信学会
J88-A
11
1282--1291
November
2005

研究会等発表論文
野里 良裕, 奥畑 宏之, 尾上 孝雄, 白川 功
適応的階調補正のハードウェア実現における Retinex 理論の比較評価
信学技報, SIS2005-16


19--24
June
2005

研究会等発表論文
藤田玄, 今仲隆晃, フィン ヴァン ニャット, 尾上孝雄, 白川功
色空間のブロック分割に基づく携帯端末向けリアルタイム人オブジェクト抽出手法
第18回 回路とシステム軽井沢ワークショップ


431--436
April
2005

研究会等発表論文
ワットカナッド・ウィラポーン, 木村基, 藤田玄, 尾上孝雄, 白川功
動画像マルチデコーダ用動き補償機構の{VLSI}アーキテクチャ
信学技報, SIS2004-62


37--43
March
2005

研究会等発表論文
郭朝暉, 西川裕規, 大巻 ロベルト 裕治, 尾上 孝雄, 白川 功
Motion {JPEG2000} における誤り訂正符号の割当て手法
信学技報, CAS2004-67


1--6
January
2005

研究会等発表論文
盧 承烈, 小笠原 泰弘, 伊勢 正尚, 畠中 理英, 尾上 孝雄, 庭本 浩明, 芥子 育雄, 白川 功
ユニバーサルプラグアンドプレイ技術を用いたホームネットワーク一構成方式
信学技報, CAS2004-68


7--12
January
2005

研究会等発表論文
内田 好弘, 谷 貞宏, 橋本 昌宜, 築山 修治, 白川 功
システム液晶のための配線間容量抽出手法
信学技報, VLD2004-64


19--24
December
2004

研究会等発表論文
木村 基, 密山 幸男, 尾上 孝雄, 白川 功
組込みシステム向け {IEEE802}.11i 暗号処理回路の実装
信学技報, ICD2004-129


49--54
October
2004

研究会等発表論文
今井 林太郎, 密山 幸男, 尾上 孝雄, 白川 功
メディア処理向けリコンフィギュラブルアーキテクチャに関する一検討
電子情報通信学会 第4回リコンフィギャラブルシステム研究会


33--40
September
2004

研究会等発表論文
木村基, 密山幸男, 尾上孝雄, 白川功
組込みシステム向け {IEEE} 802.11i 暗号処理器のアーキテクチャ
第17回回路とシステム軽井沢ワークショップ


217--222
April
2004

研究会等発表論文
中川陽介, 岩永信之, 小林亙, 古谷一彦, 尾上孝雄, 白川功
周波数特性除去に基づくスピーカによるバイノーラル再生
聴覚研究会


17--22
January
2004

研究会等発表論文
内田 好弘, 谷 貞宏, 築山 修治, 白川 功
領域分割による配線間容量モデル化手法について
信学技報, NLP2003-21


7--12
June
2003

研究会等発表論文
岩永信之, 阪本憲成, 小林亙, 尾上孝雄, 白川功
組込みシステム向けヘッドホンステレオ頭外音場拡大手法とその実装
第17回 ディジタル信号処理シンポジウム, B2-4



November
2002

研究会等発表論文
河原 伸幸, 大谷 昌弘, 尾上 孝雄, 白川 功
{IEEE802}.11b を用いた映像伝送システムの設計
第17回 ディジタル信号処理シンポジウム, B6-1



September
2002

研究会等発表論文
小坂篤史, 山口悟史, 奥畑宏之, 尾上孝雄, 白川功
組み込み{CPU}と専用回路によるOgg Vorbis音楽デコーダの{VLSI}化設計
信学技報, SDM2002-159, ICD2002-70


37--42
August
2002

研究会等発表論文
谷 貞宏, 内田 好弘, 築山 修治, 白川 功
配線間容量モデル化とその評価について
信学技報 DSP2002-83


7--12
June
2002

研究会等発表論文
岡田 勉, 内田 翼, 尾上 孝雄, 白川 功
次世代衛星航法システム受信機のための擬似雑音符号生成器の構成
信学技報 DSP2002-69


19--24
June
2002

研究会等発表論文
宋 学燮, Alten-Erdene Shiitev, 岡田 浩行, 藤田 玄, 尾上 孝雄, 白川 功
{MPEG}-4ビデオ符号化におけるエラー隠蔽アルゴリズムの提案
電子情報通信学会 第15回 回路とシステム(軽井沢)ワークショップ


95--100
April
2002

研究会等発表論文
中川 克哉, 川北 将, 佐藤 康二, 花田 恵太郎, 千葉 徹, 白川 功
異機種間適応型オブジェクト共有環境
電子情報通信学会 第15回 回路とシステム(軽井沢)ワークショップ


161--166
April
2002

研究会等発表論文
水野 洋, 小林 弘幸, 尾上 孝雄, 白川 功
組込みシステムアーキテクチャレベルにおける消費電力見積り手法
電子情報通信学会 第15回 回路とシステム(軽井沢)ワークショップ


435--440
April
2002

研究会等発表論文
中川 貴史, 濱中 慎介, 肖 云和, 藤田 玄, 白川 功
{MPEG}-4 コア・プロファイル・コーデックの {VLSI} アーキテクチャ
信学技報, VLD2001-136


31--38
January
2002

研究会等発表論文
木村 基, 三木 裕介, 尾上 孝雄, 白川 功
組込みシステム向け Java 実行環境の構築
信学技報, VLD2001-137


39--44
January
2002

研究会等発表論文
大谷 昌弘, 河原 伸幸, 戸丸 知信, 丸山 一人, 尾上 孝雄, 白川 功
映像伝送システムのための誤り訂正ブロック単位 {ARQ} 手法
第16回 ディジタル信号処理シンポジウム, C8-6


711--717
November
2001

研究会等発表論文
大谷 昌弘, 河原 伸幸, 中岡 弘幸, 戸丸 知信, 丸山 一人, 尾上 孝雄, 白川 功
データフレーム選択再送手法に基づいた映像伝送システムの設計
信学技報, VLD2001-93


25--30
November
2001

研究会等発表論文
中川克哉, 佐藤康二, 津森靖, 花田恵太郎, 白川功
任意ネットワーク対応オブジェクトコミュニケーション環境 ({OCEAN})
情報処理学会 第 104 回 マルチメディアと分散処理(石切)研究会


19--24
September
2001

研究会等発表論文
宋 学燮, Altan-Erdene Shiitev, 岡田 浩行, 藤田 玄, 尾上 孝雄, 白川 功
{MPEG}-4 ビデオ伝送に対するエラー隠蔽アルゴリズムおよびアーキテクチャ
信学技報, CAS2001-10


71--77
June
2001

研究会等発表論文
密山 幸男, Zaldy Andales, 尾上 孝雄, 白川 功
ブロック暗号の高速化暗号モードとその {VLSI} 化設計
信学技報, CAS2001-41


89--94
June
2001

研究会等発表論文
阪本 憲成, 小林 亙, 尾上 孝雄, 白川 功
3 次元音像定位リアルタイムアルゴリズムの {DSP} 実装とその評価
信学技報, CAS2001-50


147--154
June
2001

研究会等発表論文
藤田 玄, 樽家 昌也, 本谷 謙治, 奥畑 宏之, 白川 功
顔オブジェクトのリアルタイム抽出アルゴリズム
信学技報 DSP2001-31


87--92
June
2001

研究会等発表論文
三木 裕介, 坂本 守, 武内 良典, 吉田 豊彦, 白川 功
組込みシステム向きプロセッサのコード効率に関する評価
信学会 第14回回路とシステム(軽井沢)ワークショップ


113--118
April
2001

研究会等発表論文
Yukio MITSUYAMA, Zaldy ANDALES, Takao ONOYE, Isao SHIRAKAWA
A New Approach for 128-bit Block Ciphers
信学会 第14回回路とシステム(軽井沢)ワークショップ


231--236
April
2001

研究会等発表論文
宋 天, 宋 学燮, 藤田 玄, 尾上 孝雄, 白川 功
H.263 Version2 コーデックコアの {VLSI} 化設計
信学会 第14回回路とシステム(軽井沢)ワークショップ


561--566
April
2001

研究会等発表論文
阪本 憲成, 小林 亙, 尾上 孝雄, 白川 功
モノラル音の実時間 3 次元音像定位アルゴリズムの 1 チップ {DSP} 実装
信学会 第 15 回ディジタル信号処理シンポジウム C6-2


599--604
November
2000

研究会等発表論文
宋 学燮, 宋 天, 岡田 浩行, 藤田 玄, 尾上 孝雄, 白川 功
動き検出を利用した {MPEG}-4 ビデオにおけるエラー隠蔽アルゴリズムの提案
信学技報, DSP2000-107


37--43
October
2000

研究会等発表論文
宋 天, 宋 学燮, 藤田 玄, 尾上 孝雄, 白川 功
H.263 拡張 {INTRA} 符号化モードのコーデックとその {VLSI} とその {VLSI} アーキテクチャ
信学技報, DSP2000-108


45--50
October
2000

研究会等発表論文
中川 克哉, 川北 将, 佐藤 康二, 水口 充, 白川 功
異機種間オブジェクトコミュニケーション環境
マルチメディア, 分散, 協調とモバイル(DICOMO 2002) シンポジウム


197--200
July
2000

研究会等発表論文
小林 亙, 阪本 憲成, 尾上 孝雄, 白川 功
3 次元音像定位リアルタイムアルゴリズムとその低消費電力 {DSP} 実装
信学技報, CAS2000-13


97--102
June
2000

研究会等発表論文
黒田 涼, 藤田 玄, 尾上 孝雄, 白川 功
{MPEG}-4 向け省面積 {SA}-{DCT} の {VLSI} 化設計
信学技報, CAS2000-14


103--108
June
2000

研究会等発表論文
密山 幸男, Zaldy Andales, 尾上 孝雄, 白川 功
リコンフィギュラブルロジックを用いたハードウェア向き暗号方式
信学会 第13回回路とシステム(軽井沢)ワークショップ


367--372
April
2000

研究会等発表論文
山田 昇平, 三木 Morgan 裕介, 藤田 玄, 尾上 孝雄, 白川 功
低ビットレート動画像符号化 {VLSI} 実装向きビットレート制御
信学会 第13回回路とシステム(軽井沢)ワークショップ


385--390
April
2000

研究会等発表論文
丹羽 章雅, 橋本 晋弥, 奥畑 宏之, 尾上 孝雄, 白川 功
携帯用 {MPEG}-4 オーディオデコーダの {VLSI} 化設計
第14回ディジタル信号処理シンポジウム


629--634
November
1999

研究会等発表論文
Zaldy ANDALES, 密山 幸男, 浅利 康二, 尾上 孝雄, 白川 功
リコンフィグラブルハードウェアを用いた暗号システム
信学技報, CAS99-63, NLP99-87


7--14
September
1999

研究会等発表論文
古家 眞, 宋 宝玉, 吉田 幸弘, 尾上 孝雄, 白川 功
4相{NMOS}ダイナミックロジック用アレイセル
信学技報, CAS99-62


1--6
September
1999

研究会等発表論文
三木 Morgan 裕介, 山田 昇平, 藤田 玄, 尾上 孝雄, 白川 功
携帯端末用 H.263 動画像コーデックの {VLSI} 設計
DA シンポジウム 99


183--188
July
1999

研究会等発表論文
古家 眞, 松村 謙次, 藤田 玄, 正城 敏博, 白川 功, 稲田 紘
医療用監視システムのための通信制御用{LSI}
信学技報, CAS99


15--19
June
1999

研究会等発表論文
大卷 ロベルト 裕治, 藤田 玄, 尾上 孝雄, 白川 功
離散ウエーブレット変換に基づく動画像符号化器のアーキテクチャ
信学技報, CAS99-33


21--28
June
1999

研究会等発表論文
藤嶋 秀幸, 竹本 裕介, 米田友和, 尾上 孝雄, 白川 功
動画像復号化と3次元グラフィックスで共用可能なメディアプロセッサ向き演算モジュールの設計
信学技報, VLD98-41


31--38
September
1998

研究会等発表論文
滝大輔, M.H. Miki, 藤田玄, 尾上孝雄, 白川功, 藤原融, 嵩忠雄
再帰的最尤復号アルゴリズムを用いた誤り訂正復号器の {VLSI} 設計
信学技報, VLD98-52


57--62
September
1998

研究会等発表論文
密山 幸男, 浅利 康二, 尾上 孝雄, 白川 功, 馬場 孝明, 大槻 達男
強誘電体メモリを用いた Reconfigurable Logic とその性能評価
信学技報, ICD98-120


53--58
August
1998

研究会等発表論文
竹本 裕介, 米田 友和, 藤嶋 秀幸, 尾上 孝雄, 白川 功
テクスチャマッピングおよび動き補償用共有回路の {VLSI} 化設計
信学技報, VLD98-33


19--26
July
1998

研究会等発表論文
三木裕介, 藤田玄, 奥畑宏之, 尾上孝雄, 白川功
携帯端末用 H.324 符号化/復号化方式とその {VLSI} 化設計
信学会 第11回回路とシステム軽井沢ワークショップ


439--444
April
1998

研究会等発表論文
竹本裕介, 藤嶋秀幸, 尾上孝雄, 白川功
動画像復号化と3次元コンピュータグラフィクス向き行列ベクトル乗算器のアーキテクチャ
信学会 第11回回路とシステム軽井沢ワークショップ


451--456
April
1998

研究会等発表論文
奥畑宏之, 三木裕介 Morgan, 尾上孝雄, 白川功
低ビットレート音声符号化用{DSP}の{VLSI}化設計
第12回ディジタル信号処理シンポジウム


651-655
November
1997

研究会等発表論文
藤嶋秀幸, 竹本裕介, 尾上孝雄, 白川功
動画像と3次元{CG}を扱うメディアプロセッサのアーキテクチャに関す る研究
第2回映像メディア処理シンポジウム


23-24
October
1997

研究会等発表論文
宮野鼻晃士, 藤田玄, 柳田和弘, 尾上孝雄, 白川 功
携帯環境向き低ビットレート動画像通信システムの{VLSI} 化設計
電子情報通信学会技術研究報告, DSP97-107
97
315
17-24
October
1997

研究会等発表論文
藤田 玄, 三木 裕介 Morgan, 尾上 孝雄, 白川 功
携帯端末用 H.263 符号化/復号化 {VLSI} の設計
第12回画像符号化シンポジウム


51-52
October
1997

研究会等発表論文
澤卓, 長尾明, 白川功, 神戸尚志, 千原國宏
方形パッキング手法による {MMIC} 向き配置配線手法
電子情報通信学会技術研究報告, VLD97-97, FTS97-60


141-146
October
1997

研究会等発表論文
澤卓, 長尾明, 神戸尚志, 白川功, 千原國宏
方形パッキング法の一算法
電子情報通信学会技術研究報告, DSP97-53


159-166
June
1997

研究会等発表論文
長尾明, 澤卓, 磯部雅哉, 神戸尚志, 白川功
マイクロ波集積回路向きレイアウト設計に対する自動化手法
電子情報通信学会第10回回路とシステム軽井沢ワークショップ


433-438
April
1997

研究会等発表論文
宮野鼻晃士, 藤田玄, 尾上孝雄, 白川功
低ビットレート画像符号化アルゴリズムとその {VLSI} 化設計
電子情報通信学会技術研究報告, DSP96-89
96
301
33-38
October
1996

研究会等発表論文
森川俊, 岡田圭介, 竹内澄高, 白川功
高性能定係数{FIR}フィルタの{VLSI}化設計
情報処理学会DAシンポジウム'96


41-46
August
1996

研究会等発表論文
佐藤洋, 森本康夫, 正城敏博, 尾上孝雄, 白川功
1チップ {MPEG2} デコーダの設計と動き補償器の {VLSI} 実装
情報処理学会DAシンポジウム'96


47-52
August
1996

研究会等発表論文
森川俊, 岡田圭介, 竹内澄高, 白川功
ディジタル映像伝送向け高性 能{FIR}フィルタの{VLSI}化設計
電子情報通信学会第9回回路とシステム軽 井沢ワークショップ


359-364
April
1996

大会等発表論文
高橋 真吾, 築山 修治, 橋本 昌宜, 白川 功
液晶ディスプレイ用サンプリング回路の設計手法について
2005 年電子情報通信学会ソサイエティ大会講演論文集, A-3-4




2005

大会等発表論文
重信優也, 尾上孝雄, 白川功
{MPEG}-2符号化情報に基づく{MPEG}-2/{MPEG}-4トランスコーディングの一手法
電子情報通信学会 第19回信号処理シンポジウム, D4-4



November
2004

大会等発表論文
今仲隆晃, 藤田玄, 尾上孝雄, 白川功
携帯端末向けリアルタイム人オブジェクト抽出
第19回信号処理シンポジウム, D1-3



November
2004

大会等発表論文
小坂 篤史, 奥畑 宏之, 尾上 孝雄, 白川 功
組込み向けOgg Vorbis デコーダシステムの設計
電子情報通信学会 第19回信号処理シンポジウム, C7-1



November
2004

大会等発表論文
渡邊 賢治, 西田 秀治, 藤田 玄, 尾上 孝雄, 白川 功
エージェント技術に基づくホームネットワーク制御システム
電子情報通信学会ソサイエティ大会, A-1-30



September
2004

大会等発表論文
内田 好弘, 谷 貞宏, 橋本 昌宜, 築山 修治, 白川 功
システム液晶に適した配線間容量抽出の検討
電子情報通信学会ソサイエティ大会, A-1-16



September
2004

大会等発表論文
奥畑 宏之, 小坂 篤史, 松村 友哉, 尾上 孝雄, 白川 功
Retinex 輝度補正のリアルタイム動画像向け演算量削減手法
電子情報通信学会ソサイエティ大会, A-4-22



September
2004

大会等発表論文
川北将, 藤田玄, 尾上孝雄, 白川功
リアルタイム {JPEG} - {MPEG}-4 トランス コーダの実装
信学会 総合大会, A-4-7



March
2004

大会等発表論文
Y. D. Handoko, 宋天, 藤田玄, 尾上孝雄, 白川功
低演算量 H.264 向け動き検出アルゴリズム {TS}-{ME} の {VLSI} 化設計
信学会 総合大会, A-4-10



March
2004

大会等発表論文
中川 克哉, 川北 将, 尾上孝雄, 千葉 徹, 白川 功
適合的情報空間連係の利便性の考察
情報処理学会 第2回 情報科学技術フォーラム(FIT2003)
4

267--268
September
2003

大会等発表論文
木村 基, 密山 幸男, 尾上 孝雄, 白川 功
無線 {LAN} セキュリティ拡張規格向け暗号処理器のアーキテクチャ
電子情報通信学会ソサイエティ大会, A-4-4



September
2003

大会等発表論文
今仲 隆晃, 本谷 謙治, 藤田 玄, 尾上 孝雄, 白川 功
顔領域に基づく携帯端末向けリアルタイム髪オブジェクト抽出
電子情報通信学会ソサイエティ大会, A-4-26



September
2003

大会等発表論文
前田真一, 山口悟史, 小坂篤史, 奥畑宏之, 山田晃久, 尾上孝雄, 白川功
Bach C言語によるOgg Vorbisデコーダの{VLSI}化設計
信学会 総合大会, A-3-8



March
2003

大会等発表論文
岩永信之, 阪本憲成, 小林亙, 尾上孝雄, 白川功
ヘッドホンステレオ頭外音場拡大手法の組込み実装
信学会 ソサイエティ大会, A-4-20



September
2002

大会等発表論文
内田 翼, 岡田 勉, 尾上 孝雄, 白川 功
次世代衛星航法システム対応汎用擬似雑音符号生成器の実装
信学会 ソサイエティ大会, A-5-15



September
2002

大会等発表論文
伊勢 正尚, 内田 好弘, 尾上 孝雄, 白川 功
W-{CDMA} 用階層化ディジタルマッチトフィルタ
信学会 ソサイエティ大会, A-1-7



September
2001

大会等発表論文
内田 好弘, 伊勢 正尚, 尾上 孝雄, 白川 功
W-{CDMA} ターボ符号処理向け {VLSI} アーキテクチャ
信学会 ソサイエティ大会, A-1-8



September
2001

大会等発表論文
三木 裕介, 坂本 守, 河原 伸幸, 武内 良典, 吉田 豊彦, 白川 功
組込みシステム用実行ファイルの効率的圧縮および実行方法の提案
信学会 ソサイエティ大会, A-3-15



September
2001

大会等発表論文
阪本 憲成, 小林 亙, 尾上 孝雄, 白川 功
モノラル音 3 次元音像定位処理システムのハードウェア実装
信学会 ソサイエティ大会, A-4-40



September
2001

大会等発表論文
中川 貴史, 濱中 慎介, 藤田 玄, 白川 功
{MPEG}-4 動き補償用パディング処理の {VLSI} 化設計
信学会 ソサイエティ大会, A-4-41



September
2001

大会等発表論文
小林 弘幸, 水野 洋, 尾上 孝雄, 白川 功
組込みシステムにおける消費電力見積りの一手法
信学会 ソサイエティ大会, SA-1-1



September
2001

大会等発表論文
Altan-Erdene Shiitev, 岡田 浩行, 宋 学燮, 藤田 玄, 尾上 孝雄, 白川 功
電子透かしを用いた {MPEG}-4 ビデオ伝送におけるエラー検出方式の検討
信学会 ソサイエティ大会, D-11-38



September
2001

大会等発表論文
岡田 浩行, 宋 学燮, 藤田 玄, 尾上 孝雄, 白川 功
{MPEG}-4 ビデオ符号化における電子透かしを利用したエラー検出方式
2001 画像電子学会年次大会一般セッション


19--20
June
2001

大会等発表論文
Gulistan Raja, 宋 天, 藤田 玄, 尾上 孝雄, 白川 功
H.263 向きデブロッキングフィルタおよび拡張 Intra 符号化処理の {VLSI} 化設計
信学会 総合大会, A-3-7



March
2001

大会等発表論文
山口 悟史, 小坂 篤史, 奥畑 宏之, 白川 功
組み込み {CPU} 向け Ogg Vorbis デコーダの {VLSI} 実装
信学会 総合大会, A-3-8



March
2001

大会等発表論文
小俣 真也, 阪本 憲成, 小林 亙, 尾上 孝雄, 白川 功
3 次元音像移動アルゴリズムの {DSP} 実装
信学会 総合大会, A-4-55



March
2001

大会等発表論文
密山 幸男, 岩永 信之, 尾上 孝雄, 白川 功
Bluetooth スキャッタネットの構築手法と経路制御
信学会 総合大会, A-4-68



March
2001

大会等発表論文
本谷 謙治, 藤田 玄, 白川 功
改良 {SNAKES} による顔オブジェクト高速抽出手法
信学会 総合大会, D-12-15



March
2001

大会等発表論文
小俣 真也, 小林 亙, 阪本 憲成, 尾上 孝雄, 白川 功
汎用 {DSP} 実装用 3 次元音像定位リアルタイムアルゴリズム
映像情報メディア学会 冬季大会, 1-11



December
2000

大会等発表論文
三木 裕介, 尾上 孝雄, 白川 功
組込みプロセッサ向け Java アクセラレータの {VLSI} 化設計
信学会 ソサイエティ大会, A-3-12



October
2000

大会等発表論文
小林 亙, 阪本 憲成, 尾上 孝雄, 白川 功
3 次元音像定位のための実時間アルゴリズム
信学会 ソサイエティ大会, A-4-23



October
2000

大会等発表論文
濱中 慎介, 黒田 涼, 藤田 玄, 白川 功
{MPEG}-4 リバーシブル可変長復号器の {VLSI} 化設計
信学会 ソサイエティ大会, A-4-41



October
2000

大会等発表論文
密山 幸男, Zaldy Andales, 尾上 孝雄, 白川 功
リコンフィギュラブルロジックを用いた暗号方式
信学会 ソサイエティ大会, A-4-42



October
2000

大会等発表論文
橋本 晋弥, 丹羽 章雅, 奥畑 宏之, 尾上 孝雄, 白川 功
{MPEG}-4 オーディオデコーダにおけるノイズレス復号器およびスペクトル 予測器の {VLSI} 化設計
信学会 ソサイエティ大会, A-3-4



September
1999

大会等発表論文
大下勝, 尾上孝雄, 白川功
{JBIG} 算術符号化部の高速化設計
信学会 総合大会, A-4-32



March
1999

大会等発表論文
山田昇平, 三木 Morgan 裕助, 藤田玄, 尾上 孝雄, 白川 功
H.263 符号化におけるビットレート制御に関する研究
信学会 ソサイエティ大会, B-8-31



October
1998

大会等発表論文
竹本 裕介, 藤嶋 秀幸, 尾上 孝雄, 白川 功
画像符号化と3次元{CG}で共用可能な行列・ベクトル乗算器
信学会 総合大会, C-12-19



May
1998

大会等発表論文
藤田玄, 尾上孝雄, 白川功
H.263用 {DCT}/{IDCT}演算コアの{VLSI}化設計
電子情報通信学会ソサイエティ大会, C-12-28



August
1997

大会等発表論文
宮野鼻晃士, 柳田和弘, 尾上孝雄, 白川功
低ビットレート動画像通信システムの{VLSI}化設計
SCI第41回システム制御情報学会研究発表講演会


247-248
May
1997

大会等発表論文
森川俊, 岡田圭介, 竹内澄高, 白川功
映像伝送用高性能ディジタルフィルタの {VLSI} 化設計
電子情報通信学会総合大会, A-4-29



March
1997

大会等発表論文
藤田玄, Itthichai Arungsrisangchai, 尾上孝雄, 白川功
H.263 向け動き検出器の {VLSI} 化設計
電子情報通信学会総合大会, SC-11-2



March
1997

大会等発表論文
吉田幸宏, 宋宝玉, 奥畑宏之, 尾上孝雄, 白川功
組み込み用プロセッサの低消費電力化に対する一手法
電子情報 通信学会ソサイアティ大会, SA-1-2



September
1996


This site is maintained by Onoye Lab.

PMAN 2.5.5 - Paper MANagement system / (C) 2002-2008, Osamu Mizuno / All rights reserved.