尾上研究室 研究業績一覧: A. Tsuchiya, M. Hashimoto, and H. Onodera, Design Guideline for Resistive Termination of On-Chip High-Speed Interconnects, September 2005.
  • リスト
  •  表 
  • LaTeX
  • BibTeX
Detail of a work
Tweet
A. Tsuchiya, M. Hashimoto, and H. Onodera, "Design Guideline for Resistive Termination of On-Chip High-Speed Interconnects," In Proceedings of IEEE Custom Integrated Circuits Conference (CICC), pp. 613-616, September 2005.
ID 616
分類 国際会議
タグ
表題 (title) Design Guideline for Resistive Termination of On-Chip High-Speed Interconnects
表題 (英文)
著者名 (author) A. Tsuchiya,M. Hashimoto,H. Onodera
英文著者名 (author)
編者名 (editor)
編者名 (英文)
キー (key)
書籍・会議録表題 (booktitle) Proceedings of IEEE Custom Integrated Circuits Conference (CICC)
書籍・会議録表題(英文)
巻数 (volume)
号数 (number)
ページ範囲 (pages) 613-616
組織名 (organization)
出版元 (publisher)
出版元 (英文)
出版社住所 (address)
刊行月 (month) 9
出版年 (year) 2005
採択率 (acceptance)
URL
付加情報 (note)
注釈 (annote)
内容梗概 (abstract)
論文電子ファイル 利用できません.
BiBTeXエントリ
@inproceedings{id616,
         title = {Design Guideline for Resistive Termination of On-Chip High-Speed Interconnects},
        author = {A. Tsuchiya and M. Hashimoto and H. Onodera},
     booktitle = {Proceedings of IEEE Custom Integrated Circuits Conference (CICC)},
         pages = {613-616},
         month = {9},
          year = {2005},
}
  

Search

Tags

1 件の該当がありました. : このページのURL : HTML

Language: 英語 | 日本語 || ログイン |

This site is maintained by Onoye Lab.
PMAN 3.2.10 build 20181029 - Paper MANagement system / (C) 2002-2016, Osamu Mizuno
Time to show this page: 0.023823 seconds.